Selasa, 24 November 2009

PERANCANGAN DAN REALISASI MODULATOR BPSK DENGAN FREKUENSI PEMBAWA 12 MHZ DAN KECEPATAN DATA 64 KBPS

Tahun 2003 | STT Telkom
KODE 0608011


Pada proyek akhir ini akan direalisasikan sebuah modulator digital dengan
menggunakan teknik modulasi Binary Phase Shift Keying (BPSK). Modulator ini
memiliki bit rate data sebesar 64 Kbps dengan frekuensi sinyal pembawa sebesar 12
MHz.

Pada teknik modulasi BPSK sinyal termodulasi akan mengalami perubahan
fasasebesar 1800 dari fasa semula jika sinyal informasi memiliki level logika “0” dan
tidak akan mengalami perubahan fasa jika sinyal informasi memiliki level logika “1”.
Dalam realisasi modulator BPSK 64 Kbps sinyal Non Return to Zero (NRZ)
digunakan sebagai simulasi data. Rangkaian pembangkit data acak yang digunakan
berupa rangkaian Pseudo Random Generator (PRG) dengan clock yang berasal dari
rangkaian generator clock. Menurut transformasi Fourier sinyal baseband memiliki
bandwidth transmisi yang tidak terbatas oleh sebab itu bandwidth sinyal baseband
perlu dibatasi agar diperoleh bandwidth transmisi minimum tetapi masih dalam batasbatas
tertentu dimana sinyal tersebut masih dapat dikenali oleh penerima dengan
peluang kesalahan sekecil mungkin.

Dan untuk membatasi bandwidth sinyal baseband tersebut maka digunakan
rangkaian filter. Dan filter yang akan direalisasikan merupakan jenis filter aktif Bessel
Orde 6 dengan frekuensi cut-off sebesar 64 KHz. Karena sebagian besar daya sinyal
digital terletak pada frekuensi rendah maka diperlukan sebuah sinyal pembawa
dengan frekuensi yang lebih tinggi untuk mentransmisikannya. Dalam realisasinya
digunakan rangkaian mixer sebagai balance modulator dengan mengalikan sinyal
baseband dengan sinyal pembawa. Keluaran dari mixer merupakan sinyal BPSK.

Tidak ada komentar:

Posting Komentar